Jump to ratings and reviews
Rate this book

Conception d'un diviseur flexible multibande avec horloge monophasée à faible puissance

Rate this book
Le synthétiseur de fréquence utilise un prescaler comme indiqué dans le diviseur du premier étage, mais le diviseur consomme de l'énergie. La plupart des synthétiseurs de fréquence IEEE 802.11a / b / g utilisent des diviseurs SCL comme premier étage, tandis que les loquets dynamiques ne sont pas encore adoptés pour les synthétiseurs multibandes. Dans cet article, un diviseur N entier multibande dynamique et flexible basé sur la topologie pulse-swallow est proposé. Il utilise un prescaler 2/3 large bande à faible puissance et un prescaler multi-modules 32/33/47/48 large bande. Le diviseur utilise également une cellule basse consommation améliorée pour le compteur chargeable T-bit swallow. Un diviseur Logic multibande dynamique et flexible en nombre entier N est conçu qui utilise le prescaler 2/3 à large bande et le prescaler multimodule 32/33/47/48. Puisque la fréquence de fonctionnement maximale de 6,2 GHz, a multimodulus 32/33/47/48 prescaler ; Programme les valeurs de (P) et Swallow (S) compteurs peuvent effectivement être programmés pour le diviser sur toute la gamme de fréquences. Les compteurs P et S sont programmés en conséquence. Le diviseur flexible multibande proposé utilise également une cellule binaire chargeable améliorée pour le compteur Swallow et consomme une puissance de 0,96 et 2,2 MW, respectivement. Il fournit une solution au synthétiseur PLL à faible puissance.

116 pages, Paperback

Published August 5, 2021

About the author

K Shashidhar

6 books2 followers

Ratings & Reviews

What do you think?
Rate this book

Friends & Following

Create a free account to discover what your friends think of this book!

Community Reviews

5 stars
0 (0%)
4 stars
0 (0%)
3 stars
0 (0%)
2 stars
0 (0%)
1 star
0 (0%)
No one has reviewed this book yet.

Can't find what you're looking for?

Get help and learn more about the design.